1. <table id="1ma9x"><strike id="1ma9x"></strike></table>

      <table id="1ma9x"><option id="1ma9x"></option></table>

      <td id="1ma9x"></td>
      <acronym id="1ma9x"></acronym>

      恒成和PCB電路板生產服務商

      阿里巴巴 新浪微博騰訊微博

      咨詢熱線:18681495413

      電路板

      PCB電路板設計之電磁干擾及抑制

      文章出處:http://www.the-wellnessedit.com網責任編輯:恒成和線路板作者:恒成和電路板人氣:-發表時間:2020-02-24 19:27:00

       PCB電路板設計之電磁干擾及抑制,電磁干擾是由電磁效應而造成的干擾,由于PCB上的元器件及布線越來越密集,如果設計不當就會產生電磁干擾。

      PCB線路板

       

        為了抑制電磁干擾,可采取如下措施:

        (1)合理布設導線

        印制線應遠離干擾源且不能切割磁力線;避免平行走線,雙面板可以交叉通過,單面板可以通過“飛線”跨過;避免成環,防止產生環形天線效應;時鐘信號布線應與地線靠近,對于數據總線的布線應在每兩根之間夾一根地線或緊挨著地址引線放置;為了抑制出現在印制導線終端的反射干擾,可在傳輸線的末端對地和電源端各加接一個相同阻值的匹配電阻。

        (2)采用屏蔽措施

        可設置大面積的屏蔽地線和專用屏蔽線以屏蔽弱信號不受干擾。

        (3)去耦電容的配置

        在直流供電電路中,負載的變化會引起電源噪聲并通過電源及配線對電路產生干擾。為抑制這種干擾,可在單元電路的供電端接一個10一lOOtaF的電解電容器;可在集成電路的供電端配置一個680pF-0.1uF的陶瓷電容器或4—10個芯片配置一個1~10心的電解電容器;對ROM、RAM等芯片應在電源線(Vcc)和地線((GND)間直接接入去耦電容等。

       

       

       

       

       

       

       

      此文關鍵字:PCB電路板設計
      亚洲欧美制服另类国产无毒|亚洲欧美日韩在线一区|北京少妇和黑人久精品|AV无码久久精品

      1. <table id="1ma9x"><strike id="1ma9x"></strike></table>

        <table id="1ma9x"><option id="1ma9x"></option></table>

        <td id="1ma9x"></td>
        <acronym id="1ma9x"></acronym>